你的位置:首頁 > EMC安規(guī) > 正文

高速PCB設(shè)計指南(6):PCB互連設(shè)計中如何降低RF效應(yīng)

發(fā)布時間:2015-03-24 責任編輯:sherry

【導(dǎo)讀】電路板系統(tǒng)的互連包括:芯片到電路板、PCB板內(nèi)互連以及PCB與外部器件之間的三類互連。在RF設(shè)計中,互連點處的電磁特性是工程設(shè)計面臨的主要問題之一,本文介紹上述三類互連設(shè)計的各種技巧,內(nèi)容涉及器件安裝方法、布線的隔離以及減少引線電感的措施等等。
 
高速PCB設(shè)計指南(4):DSP系統(tǒng)的降噪技術(shù)
http://m.anotherwordforlearning.com/emc-art/80027471
速PCB設(shè)計指南(3):高速數(shù)字系統(tǒng)的串音控制
http://m.anotherwordforlearning.com/emc-art/80027364
高速PCB設(shè)計指南(2):信號隔離技術(shù)
http://m.anotherwordforlearning.com/emc-art/80027363
PCB設(shè)計指南(1):如何避免混合訊號系統(tǒng)的設(shè)計
http://m.anotherwordforlearning.com/emc-art/80027310
 
目前有跡象表明,印刷電路板設(shè)計的頻率越來越高。隨著數(shù)據(jù)速率的不斷增長,數(shù)據(jù)傳送所要求的帶寬也促使信號頻率上限達到1GHz,甚至更高。這種高頻信號技術(shù)雖然遠遠超出毫米波技術(shù)范圍(30GHz),但的確也涉及RF和低端微波技術(shù)。
PCB
RF工程設(shè)計方法必須能夠處理在較高頻段處通常會產(chǎn)生的較強電磁場效應(yīng)。這些電磁場能在相鄰信號線或PCB線上感生信號,導(dǎo)致令人討厭的串擾(干擾及總噪聲),并且會損害系統(tǒng)性能?;負p主要是由阻抗失配造成,對信號產(chǎn)生的影響如加性噪聲和干擾產(chǎn)生的影響一樣。
 
高回損有兩種負面效應(yīng):
 
1. 信號反射回信號源會增加系統(tǒng)噪聲,使接收機更加難以將噪聲和信號區(qū)分開來;
 
2. 任何反射信號基本上都會使信號質(zhì)量降低,因為輸入信號的形狀出現(xiàn)了變化。
 
盡管由于數(shù)字系統(tǒng)只處理1和0信號并具有非常好的容錯性,但是高速脈沖上升時產(chǎn)生的諧波會導(dǎo)致頻率越高信號越弱。盡管前向糾錯技術(shù)可以消除一些負面效應(yīng),但是系統(tǒng)的部分帶寬用于傳輸冗余數(shù)據(jù),從而導(dǎo)致系統(tǒng)性能的降低。一個較好的解決方案是讓RF效應(yīng)有助于而非有損于信號的完整性。建議數(shù)字系統(tǒng)最高頻率處(通常是較差數(shù)據(jù)點)的回損總值為-25dB,相當于VSWR為1.1。
 
PCB設(shè)計的目標是更小、更快和成本更低。對于RF PCB而言,高速信號有時會限制PCB設(shè)計的小型化。目前,解決串擾問題的主要方法是進行接地層管理,在布線之間進行間隔和降低引線電感(stud capacitance)。降低回損的主要方法是進行阻抗匹配。此方法包括對絕緣材料的有效管理以及對有源信號線和地線進行隔離,尤其在狀態(tài)發(fā)生跳變的信號線和地之間更要進行間隔。
 
由于互連點是電路鏈上最為薄弱的環(huán)節(jié),在RF設(shè)計中,互連點處的電磁性質(zhì)是工程設(shè)計面臨的主要問題,要考察每個互連點并解決存在的問題。電路板系統(tǒng)的互連包括芯片到電路板、PCB板內(nèi)互連以及PCB與外部裝置之間信號輸入/輸出等三類互連。
 
一、芯片到PCB板間的互連
 
Pentium IV以及包含大量輸入/輸出互連點的高速芯片已經(jīng)面世。就芯片本身而言,其性能可靠,并且處理速率已經(jīng)能夠達到1GHz。在最近GHz互連研討會(www.az.ww .com)上,最令人激動之處在于:處理I/O數(shù)量和頻率不斷增長問題的方法已經(jīng)廣為人知。芯片與PCB互連的最主要問題是互連密度太高會導(dǎo)致PCB材料的基本結(jié)構(gòu)成為限制互連密度增長的因素。會議上提出了一個創(chuàng)新的解決方案,即采用芯片內(nèi)部的本地無線發(fā)射器將數(shù)據(jù)傳送到鄰近的電路板上。
 
無論此方案是否有效,與會人員都非常清楚:就高頻應(yīng)用而言,IC設(shè)計技術(shù)已遠遠領(lǐng)先于PCB設(shè)計技術(shù)。
[page]

二、PCB板內(nèi)互連
 
進行高頻PCB設(shè)計的技巧和方法如下:
 
1. 傳輸線拐角要采用45°角,以降低回損;
 
2. 要采用絕緣常數(shù)值按層次嚴格受控的高性能絕緣電路板。這種方法有利于對絕緣材料與鄰近布線之間的電磁場進行有效管理。
 
3. 突出引線存在抽頭電感,要避免使用有引線的組件。高頻環(huán)境下,最好使用表面安裝組件。
 
4. 對信號過孔而言,要避免在敏感板上使用過孔加工(pth)工藝,因為該工藝會導(dǎo)致過孔處產(chǎn)生引線電感。如一個20層板上的一個過孔用于連接1至3層時,引線電感可影響4到19層。
 
5. 要提供豐富的接地層。要采用模壓孔將這些接地層連接起來防止3維電磁場對電路板的影響。
 
6. 要選擇非電解鍍鎳或浸鍍金工藝,不要采用HASL法進行電鍍。這種電鍍表面能為高頻電流提供更好的趨膚效應(yīng)(圖2)。此外,這種高可焊涂層所需引線較少,有助于減少環(huán)境污染。
 
7. 阻焊層可防止焊錫膏的流動。但是,由于厚度不確定性和絕緣性能的未知性,整個板表面都覆蓋阻焊材料將會導(dǎo)致微帶設(shè)計中的電磁能量的較大變化。一般采用焊壩(solder dam)來作阻焊層。
 
8. 要完善有關(guān)高精度蝕刻的PCB設(shè)計規(guī)范。要考慮規(guī)定線寬總誤差為+/-0.0007英寸、對布線形狀的下切(undercut)和橫斷面進行管理并指定布線側(cè)壁電鍍條件。對布線(導(dǎo)線)幾何形狀和涂層表面進行總體管理,對解決與微波頻率相關(guān)的趨膚效應(yīng)問題及實現(xiàn)這些規(guī)范相當重要。如果你不熟悉這些方法,可向曾從事過軍用微波電路板設(shè)計的經(jīng)驗豐富的設(shè)計工程師咨詢。你還可同他們討論一下你所能承受的價格范圍。例如,采用背面覆銅共面(copper-backed coplanar)微帶設(shè)計比帶狀線設(shè)計更為經(jīng)濟,你可就此同他們進行討論以便得到更好的建議。優(yōu)秀的工程師可能不習慣考慮成本問題,但是其建議也是相當有幫助的。現(xiàn)在要盡量對那些不熟悉RF效應(yīng)、缺乏處理RF效應(yīng)經(jīng)驗的年輕工程師進行培養(yǎng),這將會是一項長期工作。
 
此外,還可以采用其他解決方案,如改進計算機型,使之具備RF效應(yīng)處理能力。
 
三、PCB與外部裝置互連
 
現(xiàn)在可以認為我們解決了板上以及各個分立組件互連上的所有信號管理問題。那么怎么解決從電路板到連接遠端器件導(dǎo)線的信號輸入/輸出問題呢?同軸電纜技術(shù)的創(chuàng)新者Trompeter Electronics公司正致力于解決這個問題,并已經(jīng)取得一些重要進展(圖3)。 另外,看一下圖4中給出的電磁場。這種情況下,我們管理著微帶到同軸電纜之間的轉(zhuǎn)換。在同軸電纜中,地線層是環(huán)形交織的,并且間隔均勻。在微帶中,接地層在有源線之下。這就引入了某些邊緣效應(yīng),需在設(shè)計時了解、預(yù)測并加以考慮。當然,這種不匹配也會導(dǎo)致回損,必須最大程度減小這種不匹配以避免產(chǎn)生噪音和信號干擾。
 
電路板內(nèi)阻抗問題的管理并不是一個可以忽略的設(shè)計問題。阻抗從電路板表層開始,然后通過一個焊點到接頭,最后終結(jié)于同軸電纜處。由于阻抗隨頻率變化,頻率越高,阻抗管理越難。在寬帶上采用更高頻率來傳輸信號的問題看來是設(shè)計中面臨的主要問題。
 
本文總結(jié):
 
PCB平臺技術(shù)需要不斷改進以達到集成電路設(shè)計人員的要求。PCB設(shè)計中高頻信號的管理以及PCB電路板上信號輸入/輸出的管理都需要不斷的改進。無論以后會發(fā)生什么令人激動的創(chuàng)新,我都認為帶寬將會越來越高,而采用高頻信號技術(shù)就是實現(xiàn)這種帶寬不斷增長的前提。
要采購電纜么,點這里了解一下價格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉