【導讀】I2C是同步串行數(shù)據(jù)通信總線,其工作原理是由主器件發(fā)起通信,從器件以尋址的機制進行控制。I2C總線連接開漏形式的信號線即可連接節(jié)點。限制傳輸速率和節(jié)點距離的關鍵在于電容。要想實現(xiàn)模擬信號的數(shù)字傳輸,必須通過長距離I2C總線實現(xiàn)。
PCA9605是一種單片CMOS集成電路,可在包括I2C總線的應用中實現(xiàn)總線緩沖功能。該緩沖器可以通過緩沖驅動SCL和SDA線來擴展總線負載,緩沖器兩側可達到最大允許的總線電容。在其最基本的實現(xiàn)中,該緩沖器允許擴展數(shù)量的從器件連接到一個主器件。在本例設計中,主器件是PIC的微控制器,從器件是兩個數(shù)據(jù)轉換器,其中一個是模數(shù)轉換器,另一個是數(shù)模轉換器。PCA9605的方向引腳(DIR)固定接地,因為時鐘由主器件提供(單向時鐘模式)。圖1給出了總的原理圖。
U2 ADC捕獲來自信號發(fā)生器的模擬信號并轉換成數(shù)字信號,然后發(fā)送給緩沖器U3,由U3驅動后上電纜傳輸,并經U4中繼后繼續(xù)傳輸。SDA數(shù)據(jù)線需要雙向驅動,從U3到U4以及U4到U3。最終由U5 ADC產生數(shù)字化后的信號。如果需要經過更長距離的電纜傳輸,可以在電路中間插入另一個緩沖器進行擴展。這種方法可以覆蓋長達數(shù)百米的有線傳輸距離。
圖1:用擴展I2C總線連接兩個節(jié)點的電路原理圖。
圖2顯示了通過電纜總線以125kHz速率傳輸DAC地址(0xC0)。通道1連接的是總線側SDA線(U4的引腳6),該信號通過緩沖器驅動后可消除毛刺和來自時鐘線的容性干擾以及由于使用上拉電阻的開路集成極和走線電容引起的RC效應。通道2顯示的是經過緩沖器驅動后的SDA數(shù)據(jù)信號(U4的引腳7),通道4(U4的引腳2)是經過驅動后的時鐘SCL。電纜上的時鐘信號(U4的引腳3)示于通道3,通道4是經過緩沖器驅動后的信號(U4的引腳2)。
如果系統(tǒng)測試時給ADC U2發(fā)送一個電壓幅度為滿輸入刻度的單極性模擬信號,在DAC U5的輸出負載上就可以得到圖3所示的波形。本設計充分利用了ADC和DAC電路的特性,允許它們處理軌到軌信號。這種低頻信號可以通過在DAC輸出端增加一個低通濾波器加以改進,因為低通濾波器可以降低采樣和重構噪聲。
圖2:緩沖器前后的從節(jié)點信號。
圖3:通過I2C發(fā)送的滿刻度輸入正弦信號。